- 5
- 1
Sophie Dupuis
Maîtresse de Conférences,
LIRMM (Université de Montpellier/CNRS) Département Microélectronique,
IUT de Montpellier Département GEII
6
Documents
Affiliations actuelles
- 1100642
Identifiants chercheurs
- sophie-dupuis
- 0000-0002-4876-2982
- Google Scholar : https://scholar.google.fr/citations?user=BIC4uX8AAAAJ
Présentation
Je suis maîtresse de Conférences au LIRMM (Montpellier, France) depuis 2011.
J'ai obtenu un DEA en Architecture des Systèmes Intégrés et Microélectronique puis une thèse de doctorat en microélectronique (intitulée Optimisation automatique des chemins de données arithmétiques par l’utilisation des systèmes de numérations redondants) à l'Université Pierre et Marie Curie (Paris, France) en 2004 et 2009 respectivement.
Mes intérêts de recherche actuels incluent plusieurs facettes de la conception de circuits numériques, en mettant l'accent sur la confiance matérielle.
Je suis responsable des études 2ème et 3ème année du BUT GEII, en formation initiale et enseigne principalement l'électronique numérique et la programmation/algorithmique.
I have been aa associate professor at LIRMM (Montpellier, France) since 2011.
I obtained a Master in Integrated Systems Architecture and Microelectronics, and then a PhD in microelectronics (entitled: Automatic optimization of arithmetic data paths through the use of redundant arithmetic) at Pierre and Marie Curie University (Paris, France) in 2004 and 2009 respectively.
My current research interests include several facets of digital circuit design, with an emphasis on hardware trust.
I am responsible for 2nd and 3rd year studies at BUT GEII, in initial training and mainly teach digital electronics and programming/algorithmic.
Publications
- 1
- 1
- 2
- 1
- 1
- 6
- 6
- 1
- 1
- 1
- 1
- 6
Exploring redundant arithmetics in computer-aided design of arithmetic datapathsIntegration, the VLSI Journal, 2013, 46 (2), pp.104-118. ⟨10.1016/j.vlsi.2012.02.002⟩
Article dans une revue
hal-01197289v1
|
Stratus: Free design of highly parametrized VLSI modules interoperable with commercial toolsISQED 2011 - 12th International Symposium on Quality Electronic Design, Mar 2011, Santa Clara, CA, United States. pp.502-507, ⟨10.1109/ISQED.2011.5770774⟩
Communication dans un congrès
hal-01265627v1
|
|
Arithmetic Data path Optimization using Borrow-Save RepresentationISVLSI IEEE Computer Society Annual Symposium on Emerging VLSI, Apr 2008, Montpellier, France. pp.4-9, ⟨10.1109/ISVLSI.2008.29⟩
Communication dans un congrès
hal-01265632v1
|
|
Automatic Allocation of Redundant Operators in Arithmetic Data path OptimizationDASIP IEEE International Conference on Design and Architectures for Signal and Image Processing, Nov 2008, Bruxelles, Belgium. pp.176-183
Communication dans un congrès
hal-01265631v1
|
|
Data Path Optimization using Redundant Arithmetic and Pattern MatchingWorkshop on Design and Architectures for Signal and Image Processing (DASIP'2007), Nov 2007, Grenoble, France. pp.281-288
Communication dans un congrès
hal-01265633v1
|
|
Stratus : Un environnement de développement de circuitsJP CNFM Journées pédagogiques du CNFM, 2006, Saint-Malo, France. pp.57-61
Communication dans un congrès
hal-01265634v1
|