Accéder directement au contenu
VB

Vincent Beroulle

10
Documents

Présentation

Vincent Beroulle received an Engineer Degree from the National Polytechnical Institute of Grenoble (INPG) in 1996, and a Master's Degree and a Ph.D. in Microelectronics from the University of Montpellier II, respectively in 1999 and 2002. He is currently a Professor at the Grenoble Institute of Technology. He is head of the LCIS laboratory. His main interest concerns the security and safety of complex integrated circuits and systems. In particular, his work deals with fault modeling and fault injection with emulation platforms with a specific focus on IoT and RFID technologies.

Publications

846318
Image document

Génération de vecteurs de test pour les systèmes analogiques mixtes et RF

Yves Joannon , Vincent Beroulle , Chantal Robach , Smail Tedjini , Jean-Louis Carbonero
Ecole d'hiver Francophone sur les Technologies de Conception des systèmes embarqués Hétérogènes (FETCH 2007), Jan 2007, Villard-de-Lans, France. pp.1
Communication dans un congrès hal-00250410v1
Image document

Using of Behavioral level AMS & RF Simulation for Validation Test Set Optimization

Yves Joannon , Vincent Beroulle , Chantal Robach , Smail Tedjini , Jean-Louis Carbonero
WTW'07, May 2007, Berkeley, United States. pp.62-67
Communication dans un congrès hal-00250420v1
Image document

Qualification of Behavioral Level Design Validation for AMS&RF SoCs

Yves Joannon , Vincent Beroulle , Chantal Robach , Smail Tedjini , Jean-Louis Carbonero
VLSI SOC'07, Oct 2007, Atlanta, United States. pp.100 - 106
Communication dans un congrès hal-00250426v1
Image document

Choice of a high level fault model for the Optimization of Validation Test Set reused for Manufacturing Test

Yves Joannon , Vincent Beroulle , Chantal Robach , Smail Tedjini , Jean-Louis Carbonero
IMSTW'07, Jun 2007, Porto, Portugal. pp.66 - 71
Communication dans un congrès hal-00250422v1
Image document

Qualification et génération de vecteurs pour la validation et le test de production de systèmes analogiques, mixtes et RF

Yves Joannon , Vincent Beroulle , Chantal Robach , Smail Tedjini , Jean-Louis Carbonero
GdR SoC-SiP, 2006, ¨Paris, France. pp.1
Communication dans un congrès hal-00250407v1
Image document

Modélisation comportementale d'un émetteur récepteur W-CDMA en VHDL-AMS

Yves Joannon , Vincent Beroulle , Rami Khouri , Smail Tedjini , Chantal Robach
JNRDM'06, May 2006, Rennes, France. pp.1
Communication dans un congrès hal-00250399v1
Image document

Behavioral modeling of W-CDMA transceiver with VHDL-AMS language

Yves Joannon , Vincent Beroulle , Rami Khouri , Chantal Robach , Smail Tedjini
DDECS'06, Apr 2006, Prague, Czech Republic. pp.113 - 118
Communication dans un congrès hal-00250397v1